

# دانشگاه صنعتی امیر کبیر ( پلی تکنیک تهران ) دانشکده مهندسی کامپیوتر

درس فناوری های حافظه دکتر حامد فربه

> رضا آدینه پور ۴۰۲۱۳۱۰۵۵

تمرین شبیهسازی اول

تدريسيار:

مرتضی عادلخانی (madelkhani@aut.ac.ir) سارا زمانی (sara.zamani۷۳@aut.ac.ir)  ۱. نام چهار شبیهساز که در زمینه فناوری های حافظه مورد استفاده قرار میگیرند را نام ببرید و آنها را بررسی کنید. زبان برنامه نویسی هرکدام، برنامه هایی که میتواند پشتیبانی کند و چالش های احتمالی را بیان کنید. همچنین مزایا و معایب هرکدام را بررسی کنید

شبیه سازهایی که در این تمرین بررسی شده است:

| سايت    | معايب                             | مزايا                               | زبان برنامه نویسی | كاربرد                                       | نام شبيهساز  |
|---------|-----------------------------------|-------------------------------------|-------------------|----------------------------------------------|--------------|
| Website | فاصله زیاد نسبت<br>به دنیای واقعی | سرعت بالا                           | C/C++             | تحلیل و شبیه سازی<br>حافظههای<br>نهان ۱ بزرگ | CACTI        |
| Website | عدم وجود نسخه<br>رسمی از شبیهساز  | پشتیبانی از<br>حافظه های جدید       | C/C++             | طراحی و شبیهسازی<br>حافظه های غیر فرار       | NVSIM        |
| Website | عدم ارائه<br>گزارش جامع           | پشتیبانی از<br>تکنولوژی های جدید    | C/C++             | مدلسازی حافظه<br>های پویا <sup>۲</sup>       | DRAMSim      |
| Website | عدم ارائه<br>تحلیل های کامل       | شبیهسازی کامل<br>یک سیستم کامپیوتری | С                 | شبیهسازی اجزای<br>کامپیوتر                   | SimpleScaler |

## ۱ شبیهساز CACTI

اولین بار این شبیه ساز در سال ۱۹۹۳ توسط دکتر جوپی و دکتر ویلتون در یکی از آزمایشگاه های شرکت HP توسعه داده شد. CACTI ابزاری تحلیلی است. به طور کلی عملکرد این شبیه ساز را می توان به دو دسته زیر تقسیم کرد:

- ۱. شبیهسازی و مدلسازی دسترسی به حافظه
  - ۲. مدلسازی انواع مسیرها و سیم ها

اگر چه این شبیهساز همه سلسله مراتب حافظه را شبیهسازی میکند اما همانطور که از دو حرف اول اسم این شبیهساز مشخص است<sup>2</sup>، کاربرد اصلی این شبیهساز در تحلیل حافظههای نهان است.

این شبیه ساز می توان سطوح مختلف حافظه نهان، سیسات های مختلف انجمنی و سیاست های جایگزینی و .... را برای ایجاد تغییرات و شبیه سازی فراهم کند.

در بخش اول، مجموعه ای از پارامترهای حافظه «به خصوص حافظه نهان<sup>۹</sup>» را به عنوان ورودی میگیرد و پارامترهایی

Dr. Jouppi<sup>r</sup>

Dr. Wilton

Analytical<sup>a</sup>

Cache Architecture

Associativity

Replacement policies<sup>\(\lambda\)</sup>

Cache<sup>4</sup>





(آ) ساختار منطقی Cache

شكل ١: ساختار منطقى و فيزيكى Cache

مثل زمان دسترسی ۱۰، توان ۱۱، زمان چرخه ۱۲، مساحت ۱۳ و ... را محاسبه می کند. در بخش دوم، CACTI قابلیت تست و مدل سازی تاخیر، توان، مساحت و ... در مسیرهای حافظه، مانند خط آدرس ۱۴ و خطوط داده ۱۵ را دارد.

CACTI به دو صورت در دسترس است:

- ۱. ۱<sup>۶</sup> وب
- ۲. سورس کد ++ C

که در ادامه نحوه نصب و کار با شبیه ساز ۲۰۰۰ CACTI «آخرین ورژن» را توضیح خواهیم داد. برای دانلود و نصب شبیهساز CACTI بر می توان طبق مراحل زیر عمل کرد:

## ۱.۱ دانلود و نصب

در گام اول میبایست وابستگی<sup>۱۷</sup> های مورد نیاز را نصب کرد. برای نصب به صورت زیر عمل میکنیم:

- \$ sudo apt-get update
- \$ sudo apt-get install build-essential

#### ۱.۱.۱ دانلود شبیهساز

پس از نصب Dependency ها باید سورس کد شبیهساز را دانلود کنیم. به صورت زیر عمل میکنیم:

\$ git clone https://github.com/HewlettPackard/cacti.git

Access time\'

Power''

Sycle time \\

Area ۱۳

Word line 15

Bit line 10

quid.hpl.hp.com:9081/cacti/\frac{19}{2}

Dependency \\

#### ۲.۱.۱ بیلد شبیهساز

پس از Clone کردن مخزن ۱۸، به دایرکتوری مخزن میرویم و شبیهساز را Build میکنیم:

- \$ cd CACTI
- \$ make

اگر شبیهساز به درستی Build شود، خروجی ترمینال به صورت زیر خواهد شد:

```
Terminal

Crossbar.cc:146:14: warning: empty parentheses were disambiguated as a function declaration [-Newsing-parse]

16 | Wire wrose();

crossbar.cc:146:14: motes: remove parentheses to default-initialize a variable

14 | Wire wrose();

crossbar.cc:146:14: motes: remove parentheses with braces to value-initialize a variable

15 | Wire wrose();

crossbar.cc:146:14: motes: or replace parentheses with braces to value-initialize a variable

16 | Wire wrose();

crossbar.cc:146:14: motes: or replace parentheses with braces to value-initialize a variable

17 | Wire wrose();

18 | Wire wrose();

19 | Wire wrose();

19 | Wire wrose();

10 | Wire wrose();

10 | Wire wrose();

11 | Wire wrose();

12 | Wire wrose();

13 | Wire wrose();

14 | Wire wrose();

15 | Wire wrose();

16 | Wire wrose();

17 | Wire wrose();

18 | Wire wrose();

18 | Wire wrose();

19 | Wire wrose();

19 | Wire wrose();

19 | Wire wrose();

10 | Wire wrose();

10 | Wire wrose();

10 | Wire wrose();

10 | Wire wrose();

11 | Wire wrose();

12 | Wire wrose();

13 | Wire wrose();

14 | Wire wrose();

15 | Wire wrose();

16 | Wire wrose();

17 | Wire wrose();

18 | Wire wrose();

18 | Wire wrose();

19 | Wire wrose();

19 | Wire wrose();

10 | Wire wrose();

10 | Wire wrose();

10 | Wire wrose();

10 | Wire wrose();

11 | Wire wrose();

12 | Wire wrose();

13 | Wire wrose();

14 | Wire wrose();

15 | Wire wrose();

16 | Wire wrose();

17 | Wire wrose();

18 | Wire wrose();

19 | Wire wrose();

19 | Wire wrose();

10 | Wire wrose();

11 | Wire wrose();

12 | Wire wrose();

13 | Wire wrose();

14 | Wire wrose();

15 | Wire wrose();

16 | Wire wrose();

16 | Wire wrose();

17 | Wire wrose();

18 | Wir
```

شكل Build : ۲ موفقيت آميز

## ۳.۱.۱ تنظیم پارامترهای Cache

در ورژن های قدیمی تر CACTI میتوانستیم پارامترهای Cache را به صورت Command درون ترمینال تنظیم کنیم. اما از ورژن ۶ به بعد نرم افزار تمامی کانفیگ ها به درون فایلی با نام cache.cfg منتقل شده است. «شکل ۳»»

پارامترهای مختلفی مانند سایز کش، Block size ، نوع تکنولوژی و ... وجود دارد که ما تغییری در آن ایجاد نمیکنیم تنظیمات پیشفرض ۱۹ را میپذیریم.

شكل ٣: محتواى درون فايل cache.cfg

#### ۴.۱.۱ اجرای شبیهسازی

پس از ذخیره تنظیمات با دستور زیر، شبیهسازی را اجرا میکنیم:

#### \$ ./cacti -infile cache.cfg

شبیه سازی با موفقیت انجام می شود و خروجی های تحلیل را به صورت «شکل ۴» گزارش می دهد. درون این مخزن، تنظیمات دیگری همچون:

- ۱. تنظیمات DRAM
- ۲. تنظمات حافظه TDDR مانظه
  - ۳. و ...

نیز وجود دارد که میتوان آنها را نیز همانند دستور قبل شبیهسازی کرد.

# ۲.۱ مزایا

## ١. عام منظوره بودن:

شبیه ساز CACTI تمام اجزای یک حافظه را تحلیل و شبیه سازی میکند و صرفا مختص به حافظه های نهان نیست. همچنین تخمینی از توان مصرفی مدار نیز ارائه می دهد که طراح می تواند با توجه به آن طراحی خود را از نظر توان مصرفی بهینه سازی کند.

شكل ٤: خروجي شبيهسازي

#### ٢. سرعت بالا:

این شبیه ساز محاسبات تخمینی مناسبی از مصرف انرژی حافظه، مساحت مصرفی و تاخیر ها برای پیکربندی های ۲۰ های مختلف ارائه می کند که همین محاسبات تخمینی باعث افزایش سرعت در انجام شبیه سازی می شود و دید مناسبی به طراح برای ادامه روند طراحی می دهد.

## ۳. انعطاف پذیری بالا در شخصی سازی:

طراح می تواند بسته به نیاز و طراحی خود، به تمام قسمت های حافظه دسترسی داشته باشد و آنها را متناسب با نیاز خود تغییر دهد.

## ۳.۱ معایب

### ١. عدم انجام محاسبات دقيق:

شبیه ساز CACTI برای افزایش سرعت شبیه سازی و جلوگیری از پیچیده شدن مدل ارائه شده به آن، یک سری ساده سازی ها انجام می دهد که همین امر باعث شده است که این ابزار صرفا در محیط اکادمیک مورد استفاده قرار گیرد و استفاده آنچنانی ای در صنعت نداشته باشد.

# موازی نبودن روند دنیای حافظه ها و امکانات شبیه ساز

عدم توانایی و تحلیل حافظه های نو ظهور مانند DDR ۵ و RERAM و CAM

## ۳. بلادرنگ۲۱ نبودن:

اُگر در زمان کار یک حافظه بخواهیم تغییراتی در آن انجام دهیم و همانجا تغییرات ناشی از آن را مشاهده کنیم. این امر با شبیهساز CACTI امکان پذیر نمی باشد.

Configurations (

Real-Time\*

### ۴. عدم وجود Community گسترده و قوی:

متاسفانه برای آموزش و تحلیل این شبیه ساز برای مبتدیان منابع و Community بسیار محدودی وجود دارد که می تواند باعث سردرگمی شود.

## Y شىنەساز NVSIM

شبیه ساز NVSIM ابزاری برای تحلیل و شبیه سازی حافظه های غیرفرا ۲۲ است که عمدتا برای تحلیل و تخمین مساحت، توان و انرژی مصرفی در حافظه های غیر فرار استفاده می شود.

برخلاف شبیه ساز CACTI ، شبیه ساز NVSIM از شبیه سازی و تحلیل حافظه های نو ظهور هم پشتیبانی می کند. حافظه هایی که در NVSIM قابلیت تحلیل دارند را می توان به صورت زیر دسته بندی کرد:

- 1. NAND Flash
- 2. SRAM
- 3. DRAM
- 4. PCM (Phase Change Memory)
- 5. STT RAM (Spin Torque Transfer RAM)
- 6. ReRAM (Resistive RAM)
- 7. FBDRAM (Floating Body Dynamic RAM)
- 8. eDRAM

شبیه ساز NVSIM از اصول طراحی مشابه با CACTI استفاده میکند اما بر خلاف CACTI انعطاف پذیری بیشتری در سازماندهی بانک های حافظه دارد. چنین انعطاف پذیری ای برای حافظههای غیر فرار نوظهور ضروری است چرا که وضعیت اکثر حافظه های نوظهور نا شناخته است و این انعطاف پذیری دست طراح را برای بررسی بیشتر بخش های مختلف حافظه باز میکند.

همانند CACTI این شبیهساز نیز با زبان ++C نوشته شده است و فایل کانفیگ حافظه را در دو فرمت cfg. و cell. و cell.

شبیه ساز NVSIM از داده های ITRS برای مدل های خود استفاده میکند. این ابزار فناوری های  $^{Y7}$  از داده های  $^{Y7}$  او  $^{Y7}$  را پوشش می دهد و از ترانزیستور کارایی بالا $^{Y7}$  ، توان عملیاتی Low stand-by power و  $^{Y7}$  و Low stand-by power استفاده می کند.

«شکل ۵» سازماندهی سطوح حافظه را در NVSIM نشان می دهد.

همانطور که مشخص است، سلسله مراتب حافظه در NVSIM از سه سطح بانک $^{70}$  ، مت $^{70}$  و زیرآرایه $^{70}$  تشکیل می شود.

Non-volatile YY

High performance YY

Low power operation YF

Bank 10

Mat<sup>۲۶</sup>

Sub array YV



شكل ۵: سازماندهي سطوح حافظه در NVSIM

بانک ساختار سطح بالاییست که در NVSIM مدل شده است. یک تراشه حافظه غیر فرار می تواند چندین بانک داشته باشد. بانک یک واحد حافظه کاملا مهم و کاربردی است و می توان آن را به طور مستقل اداره کرد. در هر بانک سلول ها در ساختار H-tree و یا با گذرگاه ۲۸ هایی به هم متصل شده اند.

هر مت از چندین زیر آرایه و یک بلوک پیشرمزگشا۲۹ تشکیل می شود.

شبیه ساز NVSIM سه نوع طراحی حافظه را مدل سازی می کند:

- 1. RAM
- 2. Set assiocative cache
- 3. CAM

برای دانلود و نصب این شبیه ساز می توان به صورت زیر عمل کرد:

## ۱.۲ دانلود و نصب

ابتدا می بایست مخزن NVSIM را دریافت کنیم. این کار را می توان به صورت زیر انجام داد:

\$ git clone https://github.com/lpentecost/nvsim-merged

پس از دریافت کامل NVSIM با دستور زیر وارد فایل مخزن می شویم:

\$ cd nvsim-merged

bus<sup>۲۸</sup>

Pre decoder<sup>۲۹</sup>

حال مى بايست شبيه ساز را بيلد كنيم:

\$ make

اگر شبیهساز به درستی بیلد شود، خروجی میبایست به صورت زیر شود:

```
In file included from BankkithHree.hit],

From main.cpp:54:

Sank.hi61:24: warning: 'Viriual Bank Bankispersor (const Banka)' was hidden [-Moverloaded-virtual=]
61: Viriual Bank operator (const Bank a):

SankithHitree.hi62:63: note: by 'SankithHree BankithHree BankithHree a):

SankithHitree.hi62:63: note: by 'SankithHree BankithHree a):

SankithHree.hi62:63: note: by 'SankithHree BankithHree a):

SankithHitree.hi62:63: note: by 'SankithHree BankithHree::operator (const BankithHree a):

SankithHitree.hi62:63: note: by 'SankithHree BankithHree::operator (const BankithHree a):

SankithHree.hi62:63: note: by 'SankithHree BankithHree::operator (const BankithHree a):

SankithHree.hi62:63: note: by 'SankithHree BankithHree::operator (const BankithHree):

SankithHree.hi62:63: note: by 'SankithHree.hi62:63:

SankithHree.hi62:63: note: by 'SankithHree.hi62:63:

SankithHree.hi62:63: note: by 'SankithHree.hi62:63:

SankithHree.hi62:63: note: by 'SankithHree.hi62:63:63: n
```

شكل ۶: بيلد موفق NVSIM

## ۲.۲ تنظیمات فایل کانفیگ

همانند CACTI می بایست فایل کانفیگ را به شبیه ساز بدهیم. برای انجام این کار از فایل کانفیگ sample.cfg بیتیست. که به صورت پیش فرض وجود دارد استفاده می کنیم. این فایل، فایل کانفیگ یک ۴۴ Memristor بیتیست. محتویات درون فایل sample.cfg به صورت زیر است: «شکل ۷»

## ۳.۲ اجرای شبیهسازی

پس از تنظیمات کانفیگ با دستور زیر می توان شبیه سازی را انجام داد:

\$ ./nvsim sample.cfg

به جای sample.cfg میتوان هر فایل کانفیگ دیگری را قرار داد. دقایقی طول خواد کشید تا شبیهسازی به اتمام برسد. پس از تمام شدن شبیهسازی خروجی آن به صورت زیر خواهد بود: «شکل ۸»

```
Designarget: RAM
-CacheAccesMode: Normal
-Optimizationarget: ReadEDP
-OutputFilePrefix: test
-InablePruning: Yes
-ProcessMode: 22
-Capacity (MP): 1
-NordMidth (Dit): 64
-DeviceNordMapp: IMP
-LocalWitingDepit Incollagrassive
-LocalWitingDepit In
```

شكل ٧: فايل كانفيگ sample.cfg

همانطور که از «شکل ۸» نشخص است، خروجی شبیه سازی شامل تحلیلی از مساحت $^{"}$ ، زمانبندی $^{"}$  و توان مصرفی حافظه است.

## ۴.۲ مزایا

- ۱. امکان شبیهسازی حافظه های جدید: شبیهساز NVSIM قادر به شبیهسازی و تحلیل حافظه های جدید و نو ظهوری مثل STTRAM ، ReRAM و ... م راشد.
- ۲. قابلیت تغییر و شخصی سازی در سطوح پایین:
   شبیهساز NVSIM با طراح این امکان و دسترسی را میدهد تا تغییرات خود را در سطح بانک ها و سلول های حافظه اعمال کند.
  - ۳. متن باز بود: شبیه ساز NVSIM متن باز است و هرکس می تواند آن را متناسب با نیاز های خود توسعه دهد.

### ۵.۲ معایب

 ۱. بلادرنگ نبودن:
 اگر در زمان کار یک حافظه بخواهیم تغییراتی در آن انجام دهیم و همانجا تغییرات ناشی از آن را مشاهده کنیم. این امر با شبیه ساز NVSIM امکان پذیر نمی باشد.

Area<sup>\*</sup>
Timing<sup>\*</sup>

شکل ۸: خروجی شبیهسازی

#### ٢. عدم وجود نسخه رسمى:

تمام نسخه های موجود در اینترنت نسخه های Modify شده هستند. و یک نسخه اصلی از شرکت سازنده موجود نیست.

## ۳ شىيەساز DRAMSIM

مدلسازی و شبیهسازی دقیق حافظه های پویا۳۲ از این جهت مهم است که تکنولوژی سعی بر آن دارد که CPU و DRAM را به صورت مجتمع در یک تراشه ارائه دهد. این کار تراکم بالا، عملکرد بهینه و همچنین مصرف انرژی کمتری را برای DRAM ها فراهم میکند.

به همین دلیل است که به ابزاری دقیق و با قابلیت اطمینان بالا برای مدلسازی و شبیهسازی DRAM ها نیاز داریم. شبیهساز DRAMSIM شبیهسازی است که دقیقا با همین هذف طراحی شده است. این شبیهساز ورژن های مختلفی مثل DRAMSIM۱ ، DRAMSIM۱ و DRAMSIM۳ دارد که در این گزارش به بررسی اخرین ورژن آن یعنی DRAMSIM۳ میپردازیم.

شبیه ساز DRAMSIM به صورت کاملا ماژولار نوشته شده است. ماژولار بودن این امکان را به توسعه دهندگان می هد که با پیشرفت فناوری، ویژگی های جدید را به DRAMSIM اضافه نمایند. همچنین می توان این شبیه ساز را با شبیه ساز های رایج CPU همانند GEM۵ به عنوان شبیه ساز حافظه، ادغام کرد.

این شبیه ساز نیز همانند سایر شبیه ساز های بررسی شده به زبان ++C توسعه داده شده است و میتواند پروتوکل های DRAM زیر را مدلسازی کند:

- 1. DDR3
- 2. DDR4
- 3. LPDDR3
- 4. LPDDR4
- 5. GDDR5
- 6. GDDR6
- 7. HBM
- 8. HMC
- 9. STT-MRAM

ساختار یک بلوک اصلی DRAMSIM در «شکل ۹» آورده شده است.



شكل ٩: ساختار يك بلوك از شبيه ساز DRAMSIM

برای دانلود و نصب این شبیهساز می توان به صورت زیر عمل کرد:

## ۱.۳ دانلود و نصب

با دستور زیر مخزن شبیهساز را دریافت میکنیم و به مسیرمخزن میرویم:

```
$ git clone https://github.com/umd-memsys/DRAMsim3
$ cd DRAMsim3
```

### ۲.۳ بیلد شبیهساز

ابتدا با دستور زیر، یک دایرکتوری برای بیلد میسازیم:

\$ mkdir build

سپس به درون دایرکتوری ایجاد شده میرویم و شبیهساز را بیلد میکنیم:

```
$ cd build
$ cmake ..
$ make -j4
$ cmake .. -DTHERMAL=1
```

اگر شبیه ساز به درستی بیلد شود، می بایست همانند «شکل ۱۰» پیغام Built target بر روی ترمینال مشاهده شود.

```
[233] Building CXX object Condefiles/dramatid.dir/sc/chammel.stata.cc.u0
[234] Building CXX object Condefiles/dramatid.dir/sc/chammel.stata.cc.u0
[235] Building CXX object Condefiles/dramatid.dir/sc/chammel.stata.cc.u0
[236] Building CXX object Condefiles/dramatid.dir/sc/chammel.stata.cc.u0
[237] Building CXX object Condefiles/dramatid.dir/sc/chammel.stata.cc.u0
[238] Building CXX object Condefiles/dramatid.dir/sc/camtolles.cc.u0
[238] Building CXX object Condefiles/dramatid.dir/sc/camtolles.cc.u0
[239] Building CXX object Condefiles/dramatid.dir/sc/camtolles.cc.u0
[230] Building CXX object Condefiles/dramatid.dir/sc/camtolles.cc.u0
[231] Building CXX object Condefiles/dramatid.dir/sc/camtolles.cc.u0
[232] Building CXX object Condefiles/dramatid.dir/sc/camtolles.cc.u0
[233] Building CXX object Condefiles/dramatid.dir/sc/camtolles.cc.u0
[234] Building CXX object Condefiles/dramatid.dir/sc/camtolles.cc.u0
[235] Building CXX object Condefiles/dramatid.dir/sc/chamseles.cc.u0
[236] Building CXX object Condefiles/dramatid.dir/sc/chamseles.cc.u0
[237] Building CXX object Condefiles/dramatid.dir/sc/chamseles.cc.u0
[238] Building CXX object Condefiles/dramatid.dir/sc/chamseles.cc.u0
[239] Building CXX object Condefiles/dramatid.dir/sc/chamseles.cc.u0
[230] Building CXX object Condefiles/dramatid.dir/sc/chamseles.cc.u0
[231] Building CXX object Condefiles/dramatid.dir/sc/chamseles.cc.u0
[232] Building CXX object Condefiles/dramatid.dir/sc/chamseles.cc.u0
[233] Building CXX object Condefiles/dramatid.dir/sc/chamseles.cc.u0
[234] Building CXX object Condefiles/dramatid.dir/sc/chamseles.cc.u0
[
```

شكل ١٠: بيلد موفق شبيه ساز DRAMSIM

## ۳.۳ اجرای شبیهسازی

ابتدا یک پوشه برای ذخیره فایل های خروجی شبیهسازی ایجاد میکنیم:

\$ mkdir output

سپس با دستور زیر شبیهسازی را برای فایل کانفیگ sample\_trace.txt انجام می دهیم. \* ./build/dramsim3main configs/DDR4\_8Gb\_x8\_3200.ini -c 100000 -t tests/example\_trace.txt -o output.

درون مسیر /configs فایل های کانفیگ مختلفی وجود دارد که برای اجرای این برنامه از کانفیگ DDR ۴\_ AGb استفاده کرده ایم.

شبیه ساز DRAMSIM این قابلیت را به ما می دهد که به صورت نموداری هم خروجی بگیریم از شبیه ساز. برنامه های این نمودار ها به زبان پایتون نوشته شده است که مسیر /script وجود دارد. نمودار های تاخیر۳۳ ورودی و خروجی ها برای شبیه سازی انجام شده به صورت زیر گزارش شده است:

## ۴.۳ مزایا

- ۱. امکان شبیهسازی تکنولوژی های جدید DRAM:
   امکان مدلسازی تکنولوژی های جدید مثل DDR۴ و GDDR۶ را دارد.
- ۲. انعطاف پذیری بالا در پیکربندی:
   به طراحان اجازه می دهد تا پارامترهای مختلف مرتبط با DRAM مانند پارامترهای زمان بندی، ویژگی های دستگاه و ویژگی های معماری را پیکربندی کنند.
- ۳. قابلیت همگامسازی با شبیهساز های سیستمی میتوان از DRAMSIM در شبیهساز های سیستمی مانند GEM۵ به عنوان شبیهساز DRAM استفاده کرد.

## ۵.۳ معایب

- ۱. **وابستگی به مدل:** خروجی شبیهسازی کاملا وابسته به مدل و کانفیگ انتخاب شده برای DRAM است.
  - ۲. عدم گزارش توان و مساحت مصرفی:
     این شبیهساز، گزارشی از توان مصرفی حافظه مدل شده را ارائه نمیدهد.

| latancv <sup>۳۳</sup> |  |
|-----------------------|--|
| ratancy               |  |



latency Read (ب) نمودار



(آ) نمودار latency Interarrival



(ج) نمودار latency Write

شکل ۱۱: نمودار های خروجی شبیهسازی

## ۴ شبیهساز SimpleScaler

این شبیه ساز حاصل رساله دکتری آقای آستین  $^{74}$  از دانشگاه ویسکانسین  $^{70}$  است که به زبان C نوشته شده است. شبیه ساز Simple Scaler صرفا مخصوص شبیه سازی حافظه ها نیست. بلکه مانند C تمام اجزای یک سیستم کامپیوتری را مدل و شبیه سازی می کند و کاربر می تواند برنامه ای مخصوص به خود را بنویسد و با مشخص کردن اجزای سیستم، آن را بر روی سیستم مدل شده اجرا کند.

این شبیه ساز به صورت پیش فرض قادر به شبیه سازی ISA های Alpha و PISA و <sup>۳۶</sup> است اما این امکان را به کاربر می دهد که ISA های دیگر را هم اضافه کند.

ساختار این شبیهساز در «شکل ۱۲» آورده شده است.



شکل ۱۲: ساختار SimpleScaler

شبیه ساز SimpleScaler شامل مجموعه ای از زیر شبیه ساز ۳۷ هاست که برای شبیه سازی ریزمعماری ۳۸ های مختلف استفاده می شوند. عبارت اند از:

#### :Sim-fast .\

مفسر سریع دستورالعمل هاست که بدون در نظر گرفتن رفتار خطوط لوله ۳۹ و حافظه پنهان یا هر بخش دیگری از ریزمعماری، شبیهسازی را انجام میدهد.

#### :Sim-safe .Y

این حالت مقداری از حالت قبل کند تر است، زیرا دسترسی به حافظه ها را در شبیهسازی درنظر می گیرد.

### :Sim-profile . "

این شبیه ساز تعداد شبیه ساز تعداد دستورالعمل های پویا و تعداد کلاس های دستورالعمل ها را گزارش می کند.

Austin Todd<sup>\*\*</sup>

University of Wisconsin Madison To

Portable ISA<sup>79</sup>

Sub simulator TV

Micro architecture TA

Pipeline \*\*

#### :Sim-cache . 4

این شبیه ساز سیستمی با حافظه نهان را شبیه سازی می کند که می توان حافظه های نهان را به صورت دلخواه تنظیم کرد.

#### :Sim-bpred . a

این شبیهساز شاخه ۴۰ های برنامه را پیشبینی و گزارش میکند.

#### :Sim-outorder .9

تمام ویژگی های قبلی در این شبیه ساز وجود دارد.

# ۱.۴ دانلود و نصب

شبیهساز را به صورت زیر دانلود میکنیم:

- \$ git clone https://github.com/stevekuznetsov/simple-scalar.git
- \$ cd simple-scalar

### ۲.۴ نصب پیشنیاز ها

پیشنیاز ها را به صورت زیر نصب میکنیم:

- \$ sudo apt-get update
- \$ sudo apt-get install build-essential
- \$ sudo apt-get install flex bison
- \$ sudo apt-get install libx11-dev

## ٣.۴ بىلد شىيەساز

پس از نصب پیشنیاز ها، شبیه ساز را به صورت زیر بیلد می کنیم:

- \$ make config-alpha
- \$ make

اگر شبیه ساز به درستی بلد شود، خروجی ترمینال می بایست به صورت «شکل ۱۳» شود.

# ۴.۴ اجرای برنامه

فایل exe برنامه های پیش فرض شبیه ساز در مسیر زیر قرار دارند:

Branch\*

```
machine. O libexo/libexo.a. '/sysprobe -flags' -DOEBUG - 00 -g -Mall | -c sin-eto.c ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall | -c sin-eto.c ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall | -c sin-eto.c ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall | -c sin-eto.c ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - c sin-eto.c ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - c sin-eto.c ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - c sin-eto.c ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - c sin-eto.c ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - c sin-eto.c ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - c sin-eto.c ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - c sin-eto.c ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - c sin-eto.c ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - c sin-eto.c ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - c sin-eto.c ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - c sin-eto.c ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe -flags' -DOEBUG - 00 -g -Mall - ecc. -/sysprobe
```

#### شكل ۱۳: بيلد موفق شبيه ساز SimpleScaler

\$ tests/bin/

همچنین سورس کد برنامه را می توان از مسیر زیر بررسی کرد:

\$ tests/src/

به عنوان نمونه، برنامه test-math را که چندین عمل ریاضی مثل توان، سینوس، تانژانت و ... را برای چندین ورودی حساب میکنیم:

\$ ./sim-safe tests/bin/test-math

خروجی شبیهسازی به صورت زیر گزارش می شود:

```
Trembal

Tre
```

شکل ۱۴: خروجی اجرای برنامه test-math

### ۵.۴ مزایا

- ۱. متنباز بودن
   این شبیهساز نیز همانند سایر شبیهساز های معرفی شده متنباز است.
- ۲. شبیهساز کامل کامپیوتر
   این شبیهساز یک سیستم کامپیوتری را به صورت کامل شبیهسازی میکند و به کاربر این اجازه را میدهد که روند اجرای یک برنامه را از ابتدا کلاک به کلاک بررسی نماید.
  - ۳. پشتیبانی از معماری های مختلف
     این شبیهساز از معماریها و ISA های مختلف پشتیبانی میکند.

## ۶.۴ معایب

- ۱. عدم وجود دسترسی مستقیم به حافظه
   نمی توان به پارامترهای مربوط به حافظه به صورت ریز و جزئی همانند شبیه ساز های معرفی شده قبلی دسترسی داشت.
  - ۲. عدم پشتیبانی از حافظههای جدید
- ۳. عدم ارائه تحلیل مفصل از اجرای برنامه همانند GEM۵ شبیهساز SimpleScaler تحلیل کوتاه و مختصری از اجرای برنامه ارائه میدهد و این تحلیل بسیار کنر از آنچیزی است که GEM۵ ارائه میدهد.

- ۲. در پاسخ به سوال دوم اینگونه می توان گفت که، طراحی معماری پردازنده ای خاص، به طور کلی شامل سه مرحله می شود.
  - ۱. طراحی در سطح سیستم
  - ۲. طراحی معماری حافظه ها
    - ۳. طراحی در سطح مدار



شکل ۱۵: مراحل طراحی معماری یک پردازنده

معمولا در ابتدای کار، طراحی در سطح بالا به صورت رفتاری $^{*}$  با ابزار ها و شبیه ساز هایی مثل GEM۵ یا SimpleScaler انجام می شود. همچنین در این مرحله خوب است که طراحی انجام شده به وسیله زبان های توصیف سخت افزار مانند Verilog ، VHDL و SystemC شبیه سازی شود تا از صحت عملکرد و سنتز پذیری طراحی مطمئن شویم.

پس در این فاز از طراحی، شبیهساز هایی که اینجانب به عنوان مدیر تیم به همتیمی هایم پیشنهاد میدهم، شبیهساز GEM۵ و زبان توصیف سخت افزار SystemC است.

در فاز دوم طراحی، پس از شبیه سازی رفتاری پردازنده، می بایست سلسله مراتب حافظه پردازنده را طراحی کنیم. سلسله مراتب حافظه شامل طراحی و مدلسازی حافظه اصلی پردازنده و حافظه های پنهان است. پس طراحی حافظه را به دو دسته تقسیم می کنیم:

- ۱. طراحی cache ها
- ۲. طراحی حافظه اصلی

برای طراحی Cache ها از شبیه ساز CACTI استفاده می کنیم چرا که این شبیه ساز صرفا مختص به مدلسازی و طراحی سلسله مراتب Cache هاست و تحلیل دقیق و جامعی از پارامتر های Cache ارائه می دهد.

Behavioral\*



شکل ۱۶: ساختار پردازنده AMD Barcelona

برای شبیه سازی و تحلیل حافظه اصلی مدار، به دلیل آنکه می بایست از حافظه های نو ظهور برای بهبود عملکرد پردازنده استفاده شود، شبیه ساز NVSIM را به تیمم پیشنهاد می دهم. چرا که این شبیه ساز جدید ترین و بروز ترین حافظه ها را پشتیبانی می کند.

به دلیل آنکه صرفا هدف ما طراحی پردازندهست، از بررسی شبیهساز ها برای طراحی حافظههای RAM جانبی خودداری میکنیم اما اگر میخواستیم این بخش را نیز طراحی کنیم، میتوانیم از شبیهساز DRAMSIM استفاده کنیم.

پس از تحلیل و طراحی سلسله مراتب حافظه با شبیه ساز های پیشنهاد شده CACTI» و NVSIM و -DRAM ( SIM) « SIM) « SIM) « SIM) همیبایست در فاز بعدی، هر دو قسمت قبل را در سطح مدار تحلیل و تست کنیم.

بهترین، دقیق ترین و کامل ترین ابزار برای شبیهسازی انواع مدارهای دیجیتال و آنالوگ شبیهساز HSPICE است. این ابزار امکانات و تحلیل های بسیار جامعی از مدار با ما ارائه میکند. پس پیشنهاد بنده در این فاز، استفاده از شبهساز HSPICE است.

در فاز آخر اگر سه فاز قبلی را با موفقیت پشت سر گذاشته باشیم و بخواهیم پروسسور طراحی شده را بسازیم، Fab میبایست عملیات Routing پروسسور را انجام دهیم و در نهایت مدل طراحی شده را به کارخانه های -Placement بدیم تا آن را برای ما بسازند. در این فاز شبیهساز Cadence را برای تحلیل نهایی، Placement و Routing به همتیمی هایم پیشنهاد می دهم.

- ۳. یکی از ابزارهایی که برای شبیهسازی مدارهای دیجیتال و آنالوگ و عمدتا بانک های حافظه به کار میرود، شبیهساز HSPICE است. بر این اساس به سوالات زیر پاسخ دهید.
  - ۱. دلایل ظهور شبیه ساز های دیگر توسعه یافته با زبان های C++ و Python و  $\cdots$  چیست؟

شاید این قیاس درستی نباشد که بگویم چرا شبیه ساز های سطح بالا توسعه داده شده است. این را از این جهت عرض می کنم که شبیه ساز HSPICE کاربرد بسیار گسترده ای در الکترونیک دارد و در این گزارش صرفا بخش بسیار کوچکی از کاربردهای آن یعنی طراحی سلول های حافظه را بررسی کردیم. به همین دلیل توسعه شبیه ساز های جدید بدین معنا نیست که جایگزین HSPICE بشوند. عمدتا شبیه ساز های جدید تمرکز بر روی افزایش سرعت تحلیل و افزایش راحتی رابط کاربری ابزار دارند.

برای مثال شبیه ساز HSPICE سینتکس بسیار راحت اما بد قلقی دارد و زمان زیادی را میطلبت برای آنکه استفاده از آن برای کاربر راحت شود.

همچنین شبیه ساز HSPICE ابزاری ست غیر رایگان و برای استفاده از آن می بایست لایستس آن را از شرکت Synopsys خریداری کنیم ۲<sup>۴</sup> می توان گفت دلیل دیگر توسعه شبیه ساز های جدید م عمدتا متن باز به همین دلیل است که استفاده و توسعه شبیه ساز راحت باشد. چرا که با ظهور تکنولوژی های جدید و حافظه های نو ظهور، مدت زیادی طول خواهد کشید تا شرکت Synopsys تنظیمات شبیه سازش را با تکنولوژی جدید بروز کند اما اگر ابزار متن باز وجود داشته باشد، فرآیند بروزرسانی و توسعه ابزار برای تکنولوژی جدید سریعتر انجام خواهد شد.

### ۲. درمورد اهمیت پیادهسازی با استفاده از ابزارهایی مانند HSPICE بحث کنید.

ابزار های خانواده SPICE مانند LTSPICE ، HSPICE ، PSPICE و Cadence عضو جدایی ناپذیر طراحی مدارهای الکترونیکی هستند. چرا که برای تحلیل های زمانی، فرکانسی، انرژی مصرفی و ... طراحی انجام شده به این ابزار ها نیاز داریم.

این ابزار ها به دلیل آنکه شرکت های معتبر و نامداری در این زمینه از آنها پشتیبانی میکنند، بسیار دقیق هستند و کوچیکترین جزئیات را میتوان با آنها شبیهسازی کرد.

شاید مهمترین دلیل استفاده از این ابزار ها را می توان به صورت زیر بیان کرد:

این ابزار ها مدارات را در پایین ترین سطح تجرید یعنی در سطح ترانزیستور شبیهسازی میکنند و تمام پدیدههای غیر ایدهآل ترانزیستور را مدل میکند. این امر از این جهت اهمیت دارد که وقتی شبیه سازی را در سطح بالا و بدون درنظر گرفتن ریز ترین جزئیات انجام میدهیم همه چیز ایدهآل است اما وقتی به سطوح تجرید پایین تر میآییم، اثرات غیرخطی قطعات، محدودیت های ساخت و ... بر روی طراحی انجام شده اثر میگذارند و میبایست طراحی را مجددا با شرایط و امکانات موجود با این ابزار ها تحلیل و شبیه سازی کنیم. به عبارتی دیگر میتوان گفت ابزارهای نام برده نظیر HSPICE نزدیک ترین نتایج را نسبت به دنیای واقعی به طراحان گزارش میدهند.

۴۲ هر چند که ما در ایران آن را کرک میکنیم و به رایگان استفاده میکنیم، ولی خب :)